# שפת תאור חומרה VHDL

# תוכן עניינים

|    | מבנה בסיסי של תוכנית                                                         |
|----|------------------------------------------------------------------------------|
| 2  | AND דוגמא לשער                                                               |
| 3  | אופרטורים לוגים נוספים                                                       |
| 4  | MUX 2 → דוגמא- רכיב 1 https://doi.org/10.1001/10.1001/1001/1001/1001/1001/10 |
| 5  | תאור התנהגותי של מערכתשל מערכת                                               |
|    |                                                                              |
| 6  |                                                                              |
| 7  | משתנה מסוג BIT_VECTOR                                                        |
|    | משתנה מסוג INTEGER                                                           |
| 8  | סוגי כניסות ויציאות                                                          |
| 9  | משתנה מרובת ערכים - STD_LOGIC                                                |
|    | דוגמאות                                                                      |
| 10 | מרבב 4 ל-1                                                                   |
| 10 | צורה 1 – שימוש בשרשור &                                                      |
|    | צורה 2 – שימוש במשתנה s כ- integer                                           |
| 11 | מפענח מ-BCD ל- 7seg בעזרת פקודת withselect בעזרת                             |
|    | מפענח מבינארי 5 ביטים ל-BCDBCD                                               |
|    | התהליך - PROCESSPROCESS                                                      |
|    | תחביר פקודת if else                                                          |
|    | תחביר פקודת case                                                             |
|    | רשימת רגישויות                                                               |
|    | דוגמאות:                                                                     |
|    | DFF הפועל בעליית שעון                                                        |
|    | DFF הפועל בעליית שעון עם reset אסינכרוניDFF                                  |
| 16 | DFF הפועל בעליית שעון עם reset ו- preset אסינכרוניDFF                        |
| 16 | סינכרוני DFF הפועל בעליית שעון עם reset ו- preset                            |
| 17 | דוגמאות לתכנון מונים                                                         |
|    | מונה מעלה מ- 0 עד 255 עם איפוס סינכרוני                                      |
|    | מונה מעלה/מטה מ- 0 עד 255 עם איפוס, טעינה ואפשור סינכרוני                    |
|    | מונה מעלה מודולו 200                                                         |
|    | מונה מעלה BCD עם reset אסינכרוני ואפשור סינכרוני                             |
| 21 | מכונת מצבים                                                                  |
| 21 | דוגמא למכונת Moore                                                           |
|    | דוגמא למכונת MealyMealy                                                      |
|    | o ינכרוני Mealy                                                              |
|    | תכנון היררכי                                                                 |
| 28 | דוגמא – תכנון מסכם מלא – FA                                                  |

## מבנה בסיסי של תוכנית

```
מעגל דיגיטלי מתואר כקופסא עם כניסות ויציאות.
קופסא – מתוארת בשפה כישות entity
כניסה הפשוטה ביותר in מסוג BIT (0 או 1 לוגי)
יציאה הפשוטה ביותר out מסוג BIT (0 או 1 לוגי)
תפקוד המתאר את הקשר בין הכניסות והיציאות מוגדר ע"י המלה ARCHITECTURE
```

## AND דוגמא לשער

## <u>הסבר</u>

- entity שם הקופסא
- מבואות ומוצאים בתוך הסוגריים של port, אחרי סוגריים נקודה פסיק.
  - TWO\_INPUTS לחלק התפקודי שם , בדוגמא נבחר
    - <= הפעולה עם השמה begin לאחר •
  - . סיום עם המילה end ושם TWO\_INPUTS וסיום עם נקודה פסיק.

#### אופרטורים לוגים נוספים

- and

- or

\_\_\_\_ - Not

- Nand

- nor

- xor

- xnor

#### MUX 2 → 1 דוגמא- רכיב

```
D0
           U1
                          U4
                                                  NET2
                                                            U3
                                        AND2
                                                                        Y
                          NOT
                                                                        D1
                                                            OR2
                                          U2
           NET3
                                         AND2
entity MUX_2_TO_1 is
       port(
              D0,D1: in BIT;
              S: in BIT;
              Y: out BIT
              );
end MUX_2_TO_1;
architecture EQUATION of MUX_2_TO_1 is
begin
       Y<=((not S)and D0) or (S and D1);
end EQUATION;
                                  ניתן לתאר את אותה המערכת עם שימוש בסיגנלים פנימיים
entity MUX_2_TO_1 is
       port(
              D0,D1: in BIT;
              S: in BIT;
              Y: out BIT
              );
end MUX_2_TO_1;
architecture EQUATION of MUX_2_TO_1 is
       signal NET1, NET2, NET3:BIT;
begin
       NET1<=not S;
       NET2<=NET1 and D0;
       NET3<=S and D1;
       Y<=NET2 or NET3;
end EQUATION;
```

#### תאור התנהגותי של מערכת

ניתן לתאר את המערכת הלוגית כמערכת התנהגותית בעזרת 2 פקודות:

```
when .... else פקודת ●
                                                                   מבנה הפקודה:
               value_1 when condition_1 else
var <=
               value 2 when condition 2 else
               value_3 when condition_3 else
               value_n;
                                                           with .... select פקודת •
                                                                           מבנה הפקודה
with expression select
               value_1 when choice_1,
var <=
               value_2 when choice_2,
               value_3 when choice_3,
               value_n when others;
                                          בעזרת שתי הפקודות: MUX 2 
ightarrow 1 נתאר את רכיב
                                           when .... else בעזרת פקודת MUX 2 \rightarrow 1 רכיב
       entity MUX_2_TO_1 is
               port(
                      D0,D1: in BIT;
                      S: in BIT;
                      Y: out BIT
       end MUX_2_TO_1;
       architecture EQUATION of MUX_2_TO_1 is
       begin
```

ערך: חיון אבי VHDL

Y<= D0 when S='0' else

D1;

end EQUATION;

# with .... select בעזרת פקודת MUX 2 $\rightarrow$ 1 רכיב

'1' או '1' מכיל שני ערכים והיא נרשמת בין גרש ימין לגרש שמאל מכיל שני ערכים והיא נרשמת בין גרש ימין לגרש שמאל

## משתנה מסוג BIT\_VECTOR

מערך חד ממדי של משתנים מסוג BIT הניתן לכתיבה וקריאה, גם במיעון סיבית.

Data\_:in **bit\_vector** (7 downto 0) דוגמא להגדרה:

בדוגמא מוגדר וקטור בגודל 8 סיביות

| Data(7) | Data(6) | Data(5) | Data(4) | Data(3) | Data(2) | Data(1) | Data(0) |
|---------|---------|---------|---------|---------|---------|---------|---------|
|         |         |         |         |         |         |         | LSB     |

דוגמאות להשמה:

Data<="11000011"; -- השמה בבינארי

Data<=x"C3"; -- השמה בהקס דצימלי

Data<=(others =>'0'); -- הצבה 0 לכל הסיביות

Data<=('1','1',OTHERS=>'1'); -- וכל השאר 1 לוגי -- 7,6 וכל השאר 1 לוגי

Data(5 downto 2)<="1011"; -- 0 עד 5 הצבת הערך רק לסיביות 5

Data(2)<='1'; -- בלבד -- בלבד -- בלבד --

# משתנה מסוג INTEGER

בגודל עד 32 סיביות ומסוגל לקבל ערך בטווח: 2147483648- עד 32 סיביות

דוגמאות להגדרת המשתנה:

Data\_1: in integer range 12 downto 0; -- 4bit

Data\_2: in integer range 0 to 255; -- 8bit

כללים לגבי המשתנה

- נכתב ללא גרש או גרשיים •
- שימושי לפעולות אריתמטיות ולא לוגיות •
- התוכנה מקצה מספר סיביות לפי התחום

#### סוגי כניסות ויציאות

עד כה ראינו כניסה – או הניתן לקריאה בלבד ויציאה – OUT – אינו לתיבה בלבד וואר הניתן לקריאה אינו כניסה – או הניתן לקריאה בלבד ויציאה

PORT- קיימים עוד שני סוגי

- Buffer הניתן לכתיבה ולקריאה Buffer
- קו נתונים דו כווני הניתן לכתיבה וקריאה Inout ●

מה ההבדל בין סוגי ה- PORT

Buffer - זהו PORT יציאה בלבד ולא ניתן לחבר אליו רכיב קלט, הקריאה מהיציאה היא לצורך פנימי בלבד לשם התניות או חיבור לכניסה פנימית .



PORT – זהו PORT יציאה וכניסה וניתן לחבר אליו רכיב קלט או פלט, כאשר הוא במצב של קלט, צריך לדאוג לעכבה גבוהה של הפלט הפנימי (אם משתמשים בעכבה גבוהה צריך להשתמש במשתנה מסוג STD\_LOGIC).



בכל זאת ניתן להגדיר PORT מסוג INOUT כמשתנה BIT אבל לא ניתן לקבל עכבה גבוהה.

#### STD\_LOGIC - משתנה מרובת ערכים

```
משתנה מוגדר תחת הספרייה – STD LOGIC 1164
```

ההצהרה בתחילת התוכנית:

```
library IEEE;
use IEEE.STD_LOGIC_1164.all;
```

למשתנה מסוג זה יש 9 מצבים לוגים:

- 1. '1' לוגי
- 2. '0' לוגי
- (ג 'Z' עכבה גבוהה Z עכבה גבוהה ( Z נרשם באות גדולה)
- (גדולה) X באות במידע ( X נרשם באות גדולה) א יכול להתקבל כתוצאה מהתנגשות במידע ( X
  - DON'T CARE '-' − 5. למשתנה
- (ט נרשם באות גדולה) U' ערך לא מאותחל, ערך של משתנה לפני שבוצעה השמה (U נרשם באות גדולה)
  - ערך הקרוב לסף המוגדר כ- 0 לוגי חלש , ערך הקרוב לסף 'L' .7
  - 8. 'H' '1' לוגי חלש, ערך הקרוב לסף המוגדר כ- 1 לוגי
    - (א ידוע חלש 'X') א ידוע חלש 'W' .9

#### אופן הרישום

• הגדרה של BIT - במקום BIT רושמים

:דוגמא

. ונרשם בדומה STD\_LOGIC רגיל הוקטור מורכב ממערך של ביטים מסוג - STD\_LOGIC ונרשם בדומה

:דוגמא

```
a:in STD_LOGIC_VECTOR(7 DOWNTO 0);
b:in STD_LOGIC_VECTOR(0 to 7);
```

```
דוגמאות
                           → d0
                                 output
                                                                 מרבב 4 ל-1
S1 S0 output
                           → d1
                           → d2
 0
     0
          d0
                           → d3
 0
     1
          d1
                           → s0
 1
     0
          d2
                           → s1
   1
          d3
                            mux4to1
                                                    צורה 1 – שימוש בשרשור &
ENTITY mux4tol IS
    PORT
    (
       d0, d1, d2, d3 : IN BIT;
s0,s1 : IN BIT;
output : OUT BIT
                         : OUT BIT
       output
    );
END mux4to1;
ARCHITECTURE maxpld OF mux4to1 IS
signal sel:bit vector(1 downto 0);
BEGIN
sel <= (s1 \& s0);
WITH (sel) SELECT -- creates a 4-to-1 multiplexer
    output <= d0 WHEN "00",
                 d1 WHEN "01",
                 d2 WHEN "10",
                 d3 WHEN "11";
END maxpld;
                                          integer - s בורה 2 – שימוש במשתנה
ENTITY selsig IS
    PORT
       d0, d1, d2, d3 : IN BIT;
                          : IN INTEGER RANGE 0 TO 3;
       output
                          : OUT BIT
       );
END selsig;
ARCHITECTURE maxpld OF selsig IS
BEGIN
    WITH s SELECT -- creates a 4-to-1 multiplexer
    output <= d0 WHEN 0,
                d1 WHEN 1,
                d2 WHEN 2,
                d3 WHEN 3;
END maxpld;
```

## with....select בעזרת פקודת 7seg ל- BCD מפענח מ



```
library IEEE;
use IEEE.std logic 1164.all;
entity hex2led is
    port (
        HEX: in STD_LOGIC_VECTOR (3 downto 0);
        LED: out STD_LOGIC_VECTOR (6 downto 0)
    );
end hex2led;
--}} End of automatically maintained section
architecture hex2led of hex2led is
-- segment encoding
   0
   5 | | 1
    --- <- 6
   4 | | 2
___
       3
___
begin
    with HEX select
        <= "1111001" when "0001", --1
         "0100100" when "0010", --2
         "0110000" when "0011",
                                  --3
         "0011001" when "0100",
                                  --4
         "0010010" when "0101",
         "0000010" when "0110",
                                  --6
         "1111000" when "0111",
         "0000000" when "1000",
                                  --8
         "0010000" when "1001",
                                  --9
         "0001000" when "1010",
                                  --A
         "0000011" when "1011",
                                  --b
         "1000110" when "1100",
                                  --C
         "0100001" when "1101",
                                  --d
         "0000110" when "1110",
                                  --E
         "0001110" when "1111",
                                  --F
         "1000000" when others;
                                  --0
end hex2led;
```

#### מפענח מבינארי 5 ביטים ל-BCD



```
--VHDL model for Decoder of 5-bits Binary Numbers to Two BCD Digits
library IEEE;
use IEEE.STD LOGIC 1164.all;
entity bin2bcd is
    port (
       BIN: in integer range 0 to 63;
       BCD H: out STD_LOGIC_VECTOR (1 downto 0);
       BCD L: out STD_LOGIC_VECTOR (3 downto 0));
end bin2bcd;
architecture BIN2BCD ARCH of bin2bcd is
begin
    with BIN select
    BCD_L \le "0001" \text{ when } 1 \mid 11 \mid 21 \mid 31,
          "0010" when 2 | 12 | 22,
          "0011" when 3 | 13 | 23,
          "0100" when 4 | 14 | 24,
          "0101" when 5 | 15 | 25,
          "0110" when 6 | 16 | 26,
          "0111" when 7 | 17 | 27,
          "1000" when 8 | 18 | 28,
          "1001" when 9 | 19 | 29,
          "0000" when others;
    BCD H \leq "00" when (BIN \leq 10) else
          "01" when (BIN < 20) else
          "10" when (BIN < 30) else
          "11";
end BIN2BCD ARCH;
```

# PROCESS - התהליך

- מאפשר כתיבה של בקרה טורית
- LOOP, CASE, IF-ELSE − ניתן להשתמש בפקודות
- ניתן להשתמש במשתני עזר פנימיים הנקראים VARIABLE והם מוגדרים בין PROCESS לבין ניתן להשתמש במשתני עזר פנימיים הנקראים . begin

התחביר

# if else תחביר פקודת

```
if (CONDITION1) then
    STATEMENT;
elsif (CONDITION2) then
    STATEMENT;
else
    STATEMENT;
end if;
```

## case תחביר פקודת

```
case EXPRESSION is
   when CHOICES1 =>
        STATEMENTS1;
   when CHOICES2 =>
        STATEMENTS2;
   when OTHERS =>
        STATEMENTS3;
end case;
```

#### :דוגמא

```
case SELECTOR is
  when 0 to 2 => -- 0,1,2 ארכשרויות 1 ליינות 1 ליינות 2 ארכיינות 1 ליינות 1 ליי
```

#### רשימת רגישויות

לאחר המלה PROCESS ניתן לרשום בסוגריים אותות הנקראים רשימת רגישויות.

רשימת הרגישויות כוללת אירועים באותות כמו: שינוי באות, עליה או ירידת שעון. במידה ויתקיים האירוע התוכנית הנמצאת ב- PROCESS תתבצע.

אם לא נרשם אירוע בסוגריים, התהליך מתבצע בכל מקרה.

#### דוגמאות:

## DFF הפועל בעליית שעון

```
-- Register with active-high Clock
ENTITY D FF1 IS
    PORT
       (
       d, clk : IN BIT;
            : OUT BIT
       q
                                                    clk
       );
END D_FF1;
ARCHITECTURE d_ff OF D_FF1 IS
BEGIN
    PROCESS
    BEGIN
      WAIT UNTIL clk = '1';
      q1 <= d;
    END PROCESS;
END d ff;
                               אם רוצים שה-DFF יעבוד בירידת שעון נרשום את השורה
       WAIT UNTIL clk = '0';
```

# אסינכרוני reset הפועל בעליית שעון עם

```
-- Register with active-high Clock & asynchronous Clear

ENTITY DFF2 IS

PORT
(
    d, clk, clr : IN BIT;
    q : OUT BIT
);

END DFF2;

ARCHITECTURE d_ff OF DFF2 IS

BEGIN

PROCESS (clk, clr)

BEGIN

IF clr = '1' THEN

DFF2
```

ELSIF clk'EVENT AND clk = '1' THEN

q <= '0';

q <= d; END IF; END PROCESS;

END d ff;

#### אסינכרוני preset ו- reset אסינכרוני

```
-- Register with active-high Clock & asynchronous Clear & Preset
ENTITY DFF3 IS
    PORT
       d, clk, clr, pre : IN BIT;
            : OUT BIT
       q
       );
END DFF3;
                                                          → clk
ARCHITECTURE d ff OF DFF3 IS
                                                          → clr
BEGIN
                                                          → d
                                                          → pre
   PROCESS (clk, clr, pre)
    BEGIN
                                                          DFF3
       IF clr = '1' THEN
        q <= '0';
       ELSIF pre = '1' THEN
        q <= '1';
       ELSIF clk'EVENT AND clk = '1' THEN
        q <= d;
       END IF;
    END PROCESS;
END d ff;
```

#### סינכרוני preset ו- reset סינכרוני DFF

כדי לקבל שהאיפוס יהיה סינכרוני ב- PROCESS רושמים בסוגריים רק את ה- clk והתנאי הראשון לבדוק את ה-clk

```
-- Register with active-high Clock & synchronous Clear & Preset
ENTITY DFF3 IS
    PORT
       (
       d, clk, clr, pre : IN BIT;
           : OUT BIT
       q
       );
END DFF3;
ARCHITECTURE d ff OF DFF3 IS
BEGIN
   PROCESS (clk)
   BEGIN
       IF clk'EVENT AND clk = '1' THEN
          IF clr = '1' THEN
               q <= '0';
          ELSIF pre = '1' THEN
              q <= '1';
          ELSE
              q <= d;
          END IF;
      END IF;
   END PROCESS;
END d_ff;
```

## דוגמאות לתכנון מונים

## מונה מעלה מ- 0 עד 255 עם איפוס סינכרוני



```
ENTITY counter1 IS
   PORT
      (
      clk
             : IN BIT;
      clear : IN BIT;
               : OUT
                        INTEGER RANGE 0 TO 255
      q
      );
END counter1;
ARCHITECTURE count OF counter1 IS
BEGIN
    -- A synchronous clear counter
   PROCESS (clk)
      VARIABLE cnt : INTEGER RANGE 0 TO 255;
    BEGIN
      IF (clk'EVENT AND clk = '1') THEN
        IF clear = '0' THEN
         cnt := 0;
        ELSE
         cnt := cnt + 1;
        END IF;
      END IF;
      q <= cnt;
   END PROCESS;
END count;
```

## מונה מעלה/מטה מ- 0 עד 255 עם איפוס, טעינה ואפשור סינכרוני



```
ENTITY counter2 IS
    PORT
       (
              : IN INTEGER RANGE 0 TO 255;
      d
      clk
              : IN BIT;
             : IN
                     BIT;
      clear
      ld : IN BIT;
enable : IN BIT
                    BIT;
      up down : IN BIT;
           : OUT INTEGER RANGE 0 TO 255
       q
      );
END counter2;
ARCHITECTURE count OF counter2 IS
BEGIN
    -- A synchronous clear enable up/down counter
    PROCESS (clk)
      VARIABLE cnt
                          : INTEGER RANGE 0 TO 255;
      VARIABLE direction : INTEGER;
   BEGIN
       IF (up down = '1') THEN
        direction := 1;
      ELSE
        direction := -1;
      END IF;
       IF (clk'EVENT AND clk = '1') THEN
        IF clear = '0' THEN
```

```
cnt := 0;
ELSE
    IF ld = '0' THEN
        cnt := d;
ELSE
        IF enable = '1' THEN
        cnt := cnt + direction;
        END IF;
    END IF;
```

מונה מעלה מודולו 200

```
ENTITY counter 200 IS
    PORT
       (
              : IN BIT;
       clk
                : OUT INTEGER RANGE 0 TO 255
       q
       );
END counter 200;
ARCHITECTURE count OF counter 200 IS
BEGIN
    -- A modulus 200 up counter
    PROCESS (clk)
       VARIABLE cnt : INTEGER RANGE 0 TO 255; CONSTANT modulus : INTEGER := 200;
    BEGIN
       IF (clk'EVENT AND clk = '1') THEN
         IF cnt = modulus THEN
          cnt := 0;
         ELSE
          cnt := cnt + 1;
        END IF;
       END IF;
       q <= cnt;
    END PROCESS;
END count;
```

#### מונה מעלה BCD עם reset אסינכרוני ואפשור סינכרוני

9 אשר ערך המונה FULL=1 מוצא



```
library IEEE;
use IEEE.std logic 1164.all;
use IEEE.STD LOGIC UNSIGNED.all; -- integer - לשימוש במספרים בדומה
entity CNT 4B is
    port (
       CLK: in STD_LOGIC;
       RESET: in STD_LOGIC;
       ENABLE: in STD_LOGIC;
       FULL: out STD_LOGIC;
       Q: out STD_LOGIC_VECTOR (3 downto 0)
       );
end CNT_4B;
architecture CNT_4B of CNT_4B is
    signal Qint: STD_LOGIC_VECTOR(3 downto 0);
begin
    process (CLK, RESET)
    begin
       if RESET = '1' then
         Qint <= (others => '0');
       elsif CLK='1' and CLK'event then
         if ENABLE = '1' then
          if Qint = 9 then
              Qint <= (others => '0');
          else
              Qint <= Qint + 1;
          end if;
         end if;
       end if;
    end process;
    Q <= Qint;
    FULL <= '1' when (Qint = 9) else '0';
end CNT 4B;
```

#### מכונת מצבים

מכונת מצבים הינה אוטומט המשנה את מצבו בכל עליה או ירידת שעון בהתאם למצב הנוכחי, תנאים וערכי הכניסות. מוצא המכונה תלוי במצב המכונה ובכניסות בהתאם לסוג המכונה.

Meally - מוצא המכונה תלוי במצב המכונה ובכניסה.

- Moore מוצא המכונה תלוי במצב המכונה בלבד.

#### Moore דוגמא למכונת





x-בדוגמא המוצא y תלוי במצב המכונה בלבד, בתרשים הזמנים רואים ש-y במצב S3 אינו מושפע מ

```
library IEEE;
use IEEE.std_logic_1164.all;
entity moor is
    port (
        ck: in STD_LOGIC;
        reset: in STD_LOGIC;
        x: in STD_LOGIC;
        y: out STD_LOGIC);
end moor;
```

```
architecture moor arch of moor is
   -- SYMBOLIC ENCODED state machine: State
   type State_type is (
   S1, S2, S3
   );
   signal State: State type;
begin
    ______
   -- Machine: State
   State_machine: process (ck, reset)
   begin
      if reset='1' then
       State <= S1;
      elsif ck'event and ck = '1' then
       case State is
        when S1 =>
            if x='1' then
               State <= S2;
            end if;
        when S2 =>
            if x='1' then
               State <= S3;
            end if;
        when S3 =>
            if x='1' then
              State <= S1;
            end if;
        when others =>
        null;
        end case;
      end if;
   end process;
_____
   process(State)
   begin
      case State is
       when S1 |S2 => y <= '0';
       when S3=> y<='1';
      end case;
   end process;
end moor_arch;
```

#### Mealy דוגמא למכונת





בדוגמא, המוצא y תלוי במצב המכונה ובכניסה x.

אם לדוגמא המכונה נמצאת במצב S3 המוצא x ללא תלות ב-x ללא תלות בשעון.

(במקרה שהמכונה היא mealy סינכרוני, המוצא ישתנה בתלות ב- x לאחר שינוי השעון)

```
library IEEE;
use IEEE.std_logic_1164.all;
entity mealy is
    port (
        ck: in STD_LOGIC;
        reset: in STD_LOGIC;
        x: in STD_LOGIC;
        y: out STD_LOGIC);
end mealy;

architecture mealy_arch of mealy is

-- SYMBOLIC ENCODED state machine: State type State_type is (
        S1, S2, S3
     );
```

```
signal State: State_type;
begin
    -- Machine: State
    ______
   State machine: process (ck, reset)
   begin
      if reset='1' then
        State <= S1;
      elsif ck'event and ck = '1' then
        case State is
         when S1 =>
            if x='1' then
               State <= S2;
            end if;
         when S2 =>
            if x='1' then
               State <= S3;
            end if;
         when S3 \Rightarrow
            if x='1' then
               State <= S1;
            end if;
        when others =>
        null;
        end case;
      end if;
   end process;
   process(State, x)
   begin
      case State is
        when S1 | S2 => y<='0';
        when S3=>
        if x='1' then
        y<='1';
        else
        y<='0';
        end if;
      end case;
   end process;
end mealy_arch;
```

#### סינכרוני Mealy

```
library IEEE;
use IEEE.std_logic_1164.all;
entity mealy syn is
   port (
      ck: in STD_LOGIC;
      reset: in STD LOGIC;
      x: in STD LOGIC;
      y: out STD_LOGIC);
end mealy_syn;
architecture mealy_arch of mealy_syn is
    -- SYMBOLIC ENCODED state machine: State
    type State type is (
    S1, S2, S3
   );
    signal State: State_type;
begin
    -- Machine: State
    ______
    State machine: process (ck, reset)
   begin
       if reset='1' then
        State <= S1;
      elsif ck'event and ck = '1' then
        case State is
         when S1 =>
             y<= ' 0 ';
              if x='1' then
                State <= S2;
             end if;
         when S2 \Rightarrow
             y<= ' () ';
             if x='1' then
                State <= S3;
             end if;
         when S3 \Rightarrow
             if x='1' then
                y<='1';
                State <= S1;
             else
                y<= ' 0 ' ;
             end if;
         when others =>
         null;
        end case;
       end if;
    end process;
end mealy_arch;
```

| Name  | 0   | ı   | 100      | ı   | 200 | 1   | 300 | 1    | 400 | ı   | 500 | 1  | 600 | 1   | 700 | 1  | 800 | 1  | 900 | 1 | 1000 | ı | 1100 | ı | 1200 | ı | 1300<br>ຄຣ |
|-------|-----|-----|----------|-----|-----|-----|-----|------|-----|-----|-----|----|-----|-----|-----|----|-----|----|-----|---|------|---|------|---|------|---|------------|
| reset |     |     |          |     |     |     |     |      |     |     |     |    |     |     |     |    |     |    |     |   |      |   |      |   |      |   |            |
| ck    |     |     |          |     |     |     |     |      |     |     |     |    |     |     |     |    |     |    |     |   |      |   |      |   |      |   |            |
| State | (s1 | χs2 | <u>)</u> | Xs3 | }   | Xs1 | ı   | ∑(si | 2   | ∑(s | 3   | Хs | 1   | Xs. | 2   | Хs | 3   | χs | 1   |   |      |   |      |   |      |   |            |
| x     |     |     |          |     |     |     |     |      |     |     |     |    |     |     |     |    |     |    |     |   |      |   |      |   |      |   |            |
| у     |     | L   |          |     |     |     |     |      |     |     |     |    |     |     |     |    |     |    |     |   |      |   |      |   |      |   |            |

ב- Mealy סינכרוני רואים שהמוצא y משתנה במעבר ממצב S1 ל- S1 (עליית שעון)כאשר הכניסה .x=1

0 אם ב- Moore המוצא תלוי אך ורק במצב, רואים ב-Mealy עבור אותו מצב S1 נוכל לקבל או Moore אם ב- התלוי בכניסה x .

# תכנון היררכי

## מאפייני מערכת היררכית:

- לכל מערכת כניסות ויציאות קלט, פלט.
- כל המערכות מורכבות מתת מערכות בצורה הירארכית שהן בעצמן תת מערכות למערכת שמעליהן.



# שלבים בתכנון היררכי

- 1. הגדרת הכניסות ופרוט הדרישות של המערכת המלאה
  - 2. פרוק המערכת לתת מערכות
  - 3. הגדרת הכניסות ופרוט הדרישות של כל תת מערכת
- 4. כתיבת תוכנית לכל תת מערכת והרצת תוכנית בדיקה וסימולציה
  - 5. חיבור כל תת היחידות
  - 6. הרצת תוכנית בדיקה וסימולציה למערכת המלאה

## FA – תכנון מסכם מלא



```
-- Design unit header --
library IEEE;
use IEEE.std_logic_1164.all;
entity f_a is
  port(
       A : in STD_LOGIC;
       B : in STD_LOGIC;
       Cin : in STD_LOGIC;
       Cout : out STD_LOGIC;
       S : out STD_LOGIC
  );
end f_a;
architecture f_a of f_a is
---- Component declarations -----
component and2
  port (
       A0 : in STD_LOGIC;
       A1 : in STD_LOGIC;
       Y : out STD_LOGIC
  );
end component;
component or3
  port (
       A0 : in STD_LOGIC;
       A1 : in STD_LOGIC;
       A2 : in STD LOGIC;
       Y : out STD_LOGIC
  );
end component;
component xor2
 port (
```

```
A0 : in STD_LOGIC;
       A1 : in STD_LOGIC;
       Y : out STD_LOGIC
  );
end component;
---- Signal declarations used on the diagram ----
signal net1 : STD_LOGIC;
signal net2 : STD_LOGIC;
signal net3 : STD_LOGIC;
signal net4 : STD_LOGIC;
begin
--- Component instantiations ----
U1 : and2
  port map(
      A0 => A,
       A1 => B,
       Y => net1
  );
U2 : and2
  port map(
       A0 => A,
       A1 \Rightarrow Cin,
       Y => net2
  );
U3 : and2
  port map(
       A0 \Rightarrow B
       A1 => Cin,
       Y => net3
  );
U4 : or3
  port map(
       A0 => net1,
       A1 \Rightarrow net2,
       A2 \Rightarrow net3,
       Y => Cout
  );
U5 : xor2
  port map(
       A0 => A,
       A1 => net4,
       Y => S
  );
U6 : xor2
  port map(
       A0 => B
       A1 => Cin,
       Y => net4
  );
end f_a;
```